首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的HDB3解码系统设计与实现
摘    要:基带传输要求传输的码型具有无直流分量、便于提取定时时钟、低频分量少和具备一定程度的检错能力等,而HDB3码型(三阶高密度双极性码)完全能够满足上述的要求,并且在与FPGA结合的基础上,具有了高集成度、高速度的优点。本文对三阶高密度双极性码的原理进行了初步介绍,进而比较了HDB3码相对其他种类码型的优势。选用ALTERA公司的Cyclone系列FPGA芯片,进行了基于FPGA的HDB3解码电路设计。并且,通过仿真观察电路的输出波形,与理论的输出波形进行对比,发现两者完全相同,在实际通信系统的应用中,采用该种方法能够很好的满足传输,具备了很高价值。

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号